# Software de Base, Modelos y Aplicaciones en Arquitecturas Multiprocesador

Armando De Giusti (1)(2) , Marcelo Naiouf(1) , Fernando G. Tinetti (1)(3) , Horacio Villagarcía (1)(3) , Franco Chichizola(1) , Laura De Giusti(1)(3) , Enzo Rucci(1)(3) , Adrián Pousa(1) , Victoria Sanz (1)(3) , Diego Montezanti (1) , Diego Encinas (1) , Ismael Rodríguez(1) , Sebastián Rodríguez Eguren(1) , Erica Montes de Oca(1) , Juan Manuel Paniego(1) , Martín Pi Puig(1) , César Estrebou(1) , Leandro Libutti(1) , Manuel Costanzo (1) , Joaquín De Antueno(1) , Julieta Lanciotti(1) , Javier Balladini(4)

<sup>1</sup>Instituto de Investigación en Informática LIDI (III-LIDI), Facultad de Informática, Universidad Nacional de La Plata – Comisión de Investigaciones Científicas de la Provincia de Buenos Aires

<sup>2</sup>CONICET – Consejo Nacional de Investigaciones Científicas y Técnicas
<sup>3</sup>CICPBA – Comisión de Investigaciones Científicas de la Provincia de Buenos Aires
<sup>4</sup>Universidad Nacional del Comahue

{degiusti,mnaiouf,fernando,hvw,francoch,ldgiusti,erucci,apousa,vsanz,dmontezanti,dencinas,ismael,seguren,emont esdeoca,jmpaniego,mpipuig,cesarest,llibutti, mcostanzo,jdeantueno,jlanciotti}@lidi.info.unlp.edu.ar; javier.balladini@gmail.com

# Resumen

El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales:

- Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas.
- Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético.
- Estudio y optimización de código heredado.
- Desarrollo y evaluación de estrategias de resiliencia.
- Modelado y simulación de E/S en HPC.

**Palabras clave:** Sistemas Paralelos. Clusters. Arquitecturas asimétricas. GPU, MIC, FPGA, TPU. Eficiencia energética. Resiliencia. Código heredado. E/S paralela.

# **Contexto**

Se presenta una línea de Investigación que es parte del proyecto "Computación de Alto Desempeño: Arquitecturas, Algoritmos, Métricas de Rendimiento y Aplicaciones en HPC, Big Data, Robótica, Señales y Tiempo Real." del III-LIDI y de proyectos específicos

apoyados por organismos nacionales e internacionales. También del proyecto "Procesamiento Eficiente de Grandes Datos usando Cómputo de Altas Prestaciones, Edge y Fog" financiado por la Facultad de Informática de la UNLP.

En los temas hay cooperación con varias Universidades de Argentina y se está trabajando con Universidades de América Latina y Europa en proyectos financiados por CyTED, AECID y la OEI (Organización de Estados Iberoamericanos).

Por otra parte, se cuenta con financiamiento de Telefónica de Argentina en Becas de grado y posgrado y se ha tenido el apoyo de diferentes empresas (IBM, Microsoft, Telecom, Intel) en la temática de Cloud Computing.

Se participa en iniciativas como el Programa IberoTIC de intercambio de Profesores y Alumnos de Doctorado en el área de Informática.

Asimismo, el III-LIDI forma parte del Sistema Nacional de Cómputo de Alto Desempeño (SNCAD) del Ministerio de Educación, Cultura, Ciencia y Tecnología de la Nación.

# Introducción

Una de las áreas de creciente interés lo constituye el cómputo de altas prestaciones, en el cual el rendimiento está relacionado con dos aspectos: por un lado, las arquitecturas de soporte, y por otro, los algoritmos que hacen uso de estas.

A la aparición de arquitecturas *many-core* (como las GPU o los procesadores MIC), se ha sumado el uso de FPGAs debido a su potencia de cómputo y rendimiento energético. Su combinación en sistemas HPC da lugar a plataformas híbridas con diferentes características [22].

Lógicamente, esto trae aparejado una revisión de los conceptos del diseño de algoritmos paralelos (incluyendo los mismos lenguajes de programación y el software de base), así como la evaluación de las soluciones que éstos implementan. También resulta necesario investigar las estrategias de distribución de datos y de procesos a fin de optimizar la performance.

Además, el estudio del consumo y la eficiencia energética de los nuevos sistemas paralelos se vuelve tan importante como el de las métricas clásicas (speedup, eficiencia, escalabilidad) debido a los costos económicos y a los problemas operativos asociados [9].

#### **GPUs y Cluster de GPUs**

Las GPUs son el tipo de acelerador dominante en la comunidad de HPC hoy en día por su alto rendimiento y bajo costo de adquisición. En la actualidad, tanto NVIDIA como AMD trabajan especialmente en mejorar la eficiencia energética de sus placas y disminuir el alto costo de programación.

La combinación de GPUs con otras plataformas paralelas como clusters y multicores, brindan un vasto conjunto de posibilidades de investigación en arquitecturas híbridas, a partir de diferentes combinaciones como son:

- Máquinas multicore con más de una GPU, que combinan herramientas de programación paralela como OpenMP/CUDA o Pthread/CUDA.
- Cluster de máquinas multicore cada una con una o más placas de GPU, lo que permite combinar OpenMP/MPI/CUDA o Pthread/MPI/CUDA.

Los desafíos que se plantean son múltiples, sobre todo en lo referido a distribución de datos y procesos en tales arquitecturas híbridas a fin de optimizar el rendimiento de las soluciones.

#### **MIC**

forma reciente Intel brinda En alternativa a partir de la arquitectura MIC (Many Integrated Core Architecture). Esta arquitectura permite utilizar métodos herramientas estándar de programación HPC, lo que los distingue especialmente de las GPUs. De esta forma, se remueven barreras de entrenamiento y se permite focalizar en el problema más que en la ingeniería del software. Xeon Phi es el nombre elegido por Intel para su serie de procesadores many-core. Recientemente, Intel ha lanzado Knights Landing (KNL), la segunda generación de Xeon Phi. A diferencia de sus predecesores que operaban como co-procesadores a través del puerto PCI, los procesadores KNL pueden operar en forma autónoma. Además, integran las nuevas extensiones vectoriales AVX-512 y tecnología de memoria 3D, entre otras características avanzadas [21].

# **FPGAs**

Una FPGA (Field Programmable Gate Array) es una clase de acelerador basado en circuitos reconfigurables. integrados capacidad de adaptar sus instrucciones de acuerdo con la aplicación objetivo le permite incrementar la productividad de un sistema y mejorar el rendimiento energético para ciertos tipos de aplicaciones. Tradicionalmente han sido utilizadas para el procesamiento digital de señales. Sin embargo, en los últimos años, existen dos tendencias claras para extender su uso a otros dominios. En primer lugar, el establecimiento de alianzas estratégicas entre fabricantes de procesadores y de FPGAs para integrar estos dispositivos en arquitecturas híbridas (Intel con Altera; IBM con Xilinx) [10][11]. En segundo lugar, el desarrollo de nuevas herramientas de programación para FPGAs empleando estándares familiares para HPC, con las cuales se espera reducir los tradicionales tiempos y costos programación [27][31]. Por último. incorporación de FPGAs a los servicios de Cloud abre nuevas oportunidades para la explotación de esta clase de aceleradores.

#### **TPUs**

Las unidades de procesamiento tensorial (TPU) son una clase de Circuitos Integrados de Aplicación Específica (ASIC) desarrolladas por Google con el propósito de acelerar las cargas de trabajo de aprendizaje automático que requieren las aplicaciones desarrolladas en su framework TensorFlow [29]. Su uso provee una alternativa a otras arquitecturas ya conocidas como CPUs, GPUs y MICs. En ese sentido, interesa analizar las tasas de aceleración y eficiencia energética provistas por esta nueva arquitectura, en comparación con el resto.

### Eficiencia energética

La mejora de la eficiencia energética es una de las principales preocupaciones en la informática actual, principalmente a partir de las plataformas con gran cantidad de procesadores. Muchos esfuerzos están orientados a tratar la eficiencia energética y a las metodologías para medirla como ejes de I/D, como una métrica de evaluación relevante.

Entre los puntos de interés pueden mencionarse:

- Análisis de metodologías y herramientas para medir y optimizar el consumo energético.
- Estudio de técnicas para reducir el consumo energético en aplicaciones de HPC de acuerdo con las arquitecturas utilizadas.
- Evaluación de eficiencia energética de diferentes algoritmos y plataformas paralelas.
- Optimización de la eficiencia energética. A partir de los valores de energía que brindan los contadores hardware es posible definir estrategias de programación que lleven a reducir el consumo, manteniendo a su vez el rendimiento en valores aceptables [25].

#### Código heredado

La mayoría de los programas de simulación numérica que se emplean hoy en día fueron desarrolladas cuando las arquitecturas paralelas no existían. Es por ello que este conjunto de aplicaciones presenta oportunidad desarrollar técnicas de y herramientas que permitan optimizar el código, tanto desde el punto de vista computacional como desde la ingeniería de software [28].

#### Resiliencia

En la actualidad, lograr sistemas resilientes resulta un verdadero desafío considerando el creciente número de componentes, la cercanía a los límites físicos en las tecnologías de fabricación y la complejidad incremental del software. La corrección de las aplicaciones y la eficiencia en su ejecución se torna más importante en HPC debido a los extensos tiempos de ejecución. En ese sentido, resulta relevante desarrollar estrategias de detección y recuperación de fallos, especialmente a través de librerías de software.

# Entrada/Salida paralela

A pesar de los avances tecnológicos, las operaciones de E/S en los centros de supercómputo siguen siendo un cuello de botella para determinadas aplicaciones HPC. El rendimiento de un sistema depende de la carga de trabajo (patrones de E/S de las aplicaciones) y de su configuración (hardware y software) [19]. Contar con herramientas que permitan modelar y predecir el comportamiento de este tipo de aplicaciones en HPC resulta fundamental para mejorar su rendimiento [5].

Analizar y diseñar modelos de simulación basados en la arquitectura de E/S paralela, permite disminuir la complejidad y cubrir las exigencias de las aplicaciones en HPC, al poder identificar y evaluar los factores que influyen en las prestaciones [6].

# Dispositivos de bajo costo con capacidades para cómputo paralelo

En la actualidad se comercializan placas de bajo costo como Raspberry PI [20] u Odroid [ODR16] que poseen múltiples núcleos simples. Asimismo, existen diversos dispositivos móviles con capacidades similares. Es de interés estudiar cómo explotar

el paralelismo en estos dispositivos para mejorar el rendimiento y/o consumo energético de las aplicaciones [32].

# Líneas de Investigación, Desarrollo e Innovación

- Arquitecturas many-core (procesadores MIC, GPU y TPU) y FPGA. Análisis de este tipo de máquinas y de técnicas para desarrollar código optimizado.
- Arquitecturas híbridas (diferentes combinaciones de clusters, multicores, manycores y FPGAs). Diseño de algoritmos paralelos sobre las mismas. Técnicas de resiliencia.
- Exploración de nuevos lenguajes y modelos de programación para HPC.
- Consumo energético en las diferentes arquitecturas de alto desempeño, en particular en relación con los algoritmos paralelos y la configuración de la arquitectura. Análisis de metodologías y herramientas de medición. Modelado y estimación del consumo de potencia de arquitecturas HPC.
- Análisis y desarrollo de modelos e implementación de simuladores de la pila de software de E/S en HPC.

# Resultados y Objetivos

# Investigación experimental por realizar

- Desarrollar y evaluar algoritmos paralelos sobre nuevas arquitecturas paralelas. Analizar rendimiento, eficiencia energética y costo de programación.
- Analizar las capacidades de lenguajes no convencionales para procesamiento paralelo, considerando rendimiento y costo de programación.
- Realizar el desarrollo de nuevos planificadores de tareas para multicores asimétricos sobre diferentes sistemas operativos con el objetivo de maximizar el rendimiento y minimizar el consumo de energía [24][25].
- Analizar proceso de migración de algoritmos entre arquitecturas diferentes, considerando portabilidad, rendimiento y esfuerzo de programación.

- Calibrar y sintonizar el modelado y simulación de E/S en HPC conseguido para distintos escenarios e infraestructuras
- Desarrollar técnicas de tolerancia a fallas que permitan aumentar la resiliencia de sistemas paralelos y distribuidos.

#### Resultados obtenidos

- Se compararon soluciones paralelas para el método de cifrado AES en diversas arquitecturas de memoria compartida [26].
- Se evaluaron capacidades de paralelismo de lenguajes no convencionales en arquitecturas multicore, como Python [14] y Rust [3].
- Se realizó un primer estudio de migración de códigos CUDA a DPC++ usando el ecosistema oneAPI [2]
- Se realizaron y analizaron modificaciones al framework TensorFlow para permitir la maleabilidad de hilos [12].
- Se diseñó y desarrolló un prototipo de simulador de transmisión de enfermedades intra-hospitalarias [13].
- Se exploró el uso de diferentes microcontroladores para aplicaciones de aprendizaje automático [7] [8].
- Se evaluó el impacto de las comunicaciones en un cluster heterogéneo de placas RPi [30]
- Se desarrolló y validó un modelo estadístico para consumo de potencia en placas RPi de diferentes generaciones [18].
- Se diseñó la herramienta SEDAR y evaluó su desempeño para detección y recuperación de fallos transitorios [15].
- Se han desarrollado técnicas de modelado y simulación de E/S en HPC que permiten predecir cómo los cambios realizados en los diferentes componentes de éste afectan a la funcionalidad y al rendimiento del sistema [5][6].
- Se analizó el impacto de la E/S en aplicaciones de aprendizaje automático profundo [19].
- Se desarrolló un modelo que permite predecir el consumo energético de un sistema ante diferentes estrategias aplicadas para reducirlo cuando ocurre una falla [16].
- Se realizó un análisis comparativo de rendimiento y eficiencia energética entre las

arquitecturas Intel Xeon Phi KNL vs NVIDIA Pascal usando como caso de estudio el problema de caminos mínimos en un grafo [1].

# Organización de Eventos

En el año 2021 se han organizado las IX Jornadas de Cloud Computing, Big Data & Emerging Topics (JCC-BD&ET 2021) en Argentina, con participación de especialistas académicos del país y del exterior y de empresas con experiencia en Cloud Computing [17][4]. En junio de 2022 se organizarán las X JCC-BD&ET.

# Formación de Recursos Humanos

Dentro de la temática de la línea de I/D el último año se concluyó 1 Tesis Doctoral, 1 tesis de Maestría y 1 Trabajo Final de Especialización. Al mismo tiempo se encuentran en curso 3 tesis de Doctorado en Ciencias Informáticas y 3 tesis de Maestría.

Además, se participa en el dictado de las carreras de Doctorado en Ciencias Informáticas, y Magíster y Especialización en Cómputo de Altas Prestaciones de la Facultad de Informática de la UNLP (acreditadas por la CONEAU con categoría A, B y A, respectivamente), por lo que potencialmente pueden generarse nuevas Tesis de Doctorado y Maestría, además de Trabajos Finales de Especialización.

Existe cooperación con grupos de otras Universidades del país y del exterior, y hay tesistas de diferentes Universidades realizando su Tesis con el equipo del proyecto.

Respecto a las carreras de grado, se dictan por parte de integrantes de la línea de investigación tres materias directamente relacionadas con los temas de ésta: "Taller de Programación sobre GPUs", "Cloud Computing y Cloud Robotics" y "Conceptos y Aplicaciones en Big Data".

# Referencias

[1] M. Costanzo, E. Rucci, U. Costi, F. Chichizola, and M. Naiouf, "Comparison of HPC Architectures for Computing All-Pairs Shortest Paths. Intel Xeon Phi KNL vs NVIDIA Pascal". En: Computer Science – CACIC 2020. Revised Selected Papers., Springer

- International Publishing, págs. 37-49, doi. 10.1007/978-3-030-75836-3\_3, 2021.
- [2] M. Costanzo, E. Rucci, C. García-Sánchez, and M. Naiouf. "Early Experiences Migrating CUDA codes to oneAPI", Short papers of the 9th Conference on Cloud Computing, Big Data & Emerging Topics (JCC-BD&ET 2021), ISBN: 978-950-34-2016-4, págs. 14-18, 2021.
- [3] M. Costanzo, E. Rucci, M. Naiouf, and A. D. Giusti, "Performance vs Programming Effort between Rust and C on Multicore Architectures: Case Study in N-Body", Proceedings of 2021 XLVII Latin American Computing Conference (CLEI), ISBN: 978-1-66549-503-5, págs. 1-10, doi. 10.1109/CLEI53233.2021.9640225, 2021.
- [4] A. E. De Giusti, M. Naiouf, L. C. De Giusti, E. Rucci, and F. Chichizola, "Short papers of the 9th Conference on Cloud Computing, Big Data & Emerging Topics" Facultad de Informática (UNLP), ISBN: 978-950-34-2016-4, 2021.
- [5] D. Encinas, M. Naiouf, A. De Giusti, S. Méndez, D. Rexachs del Rosario, and E. Luque, "On the Calibration, Verification and Validation of an Agent-Based Model of the HPC Input/Output System" Proceedings of the The Eleventh International Conference on Advances in System Simulation (SIMUL 2019), ISBN: 978-1-61208-756-6, págs. 14-21, 2019.
- [6] D. Encinas, S. Mendez, M. Naiouf, A. De Giusti, D. Rexachs del Rosario, and E. Luque, "An Agent-Based Model for Analyzing the HPC Input/Output System" International journal on advances in systems and measurements vol. 13, num. 3 & 4, págs. 192-202, 2020.
- [7] C. A. Estrebou, M. Fleming, M. Saavedra, and F. Adra, "MbedML: A Machine Learning Project for Embedded Systems", Short papers of the 9th Conference on Cloud Computing, Big Data & Emerging Topics (JCC-BD&ET 2021), ISBN: 978-950-34-2016-4, págs. 25-28, 2021.
- [8] C. A. Estrebou, M. Fleming, M. D. Saavedra, and F. Adra, "A Neural Network Framework for Small Microcontrollers", Actas del XXVII Congreso Argentino de Ciencias de la Computación (CACIC 2021), ISBN: 978-987-633-574-4, págs. 51-60, 2021.
- [9] W. Feng, X. Feng and R. Ge, "Green Supercomputing Comes of Age," in IT Professional, vol. 10, no. 1, pp. 17-23, Jan.-Feb. 2008, doi: 10.1109/MITP.2008.8.
- [10] IBM. "IBM and Xilinx Announce Strategic Collaboration to Accelerate Data Center Applications". Disponible en https://www-03.ibm.com/press/us/en/pressrelease/48074.wss
- [11] Intel. "Intel Acquisition of Altera". Disponible en http://intelacquiresaltera.transactionannouncement.com
- [12] L. Libutti, L. De Giusti, and M. Naiouf. "PLANIFICACIÓN Y ACELERACIÓN DE ALGORITMOS DE MACHINE LEARNING".

- Investigación joven (ISSN 2314-3991), vol. 7, num. 2, págs. 552-553, abril de 2021.
- [13] L. Maccallini, D. O. Encinas, and F. Romero. "An Approach to the Modeling and Simulation of Intra-Hospital Diseases". Journal of computer science and technology (ISSN 1666-6038), vol. 21, num. 2, págs. 157-169, doi. 10.24215/16666038.21.e14, 2021.
- [14] A. Milla and E. Rucci, "Acelerando código científico en Python usando Numba", Actas del XXVII Congreso Argentino de Ciencias de la Computación (CACIC 2021), ISBN: 978-987-633-574-4, págs. 72-82, 2021.
- [15] D. Montezanti, E. Rucci, A. D. De Giusti, M. Naiouf, D. Rexachs, and E. Luque, "Soft errors detection and automatic recovery based on replication combined with different levels of checkpointing". Future generation computer systems (ISSN 0167-739X), vol. 113, págs. 240-254, doi. https://doi.org/10.1016/j.future.2020.07.003, 2020.
- [16] M. Morán, J. Balladini, D. Rexachs, and E. Rucci. "Towards Management of Energy Consumption in HPC Systems with Fault Tolerance". Proceedings from the 2020 IEEE Congreso Bienal de Argentina (ARGENCON), págs. 1-8, doi. 10.1109/ARGENCON49523.2020.9505498, 2021.
- [17] Cloud Computing, Big Data & Emerging Topics: 9th Conference, JCC-BD&ET, La Plata, Argentina, June 22-25, 2021, Proceedings. Editores: M. Naiouf, E. Rucci, F. Chichizola, and D. Giusti, Springer International Publishing, ISBN: 978-3-030-84824-8, doi. 10.1007/978-3-030-84825-5, 2021.
- [ODR16] Odroid <a href="http://www.hardkernel.com">http://www.hardkernel.com</a> Accedido 21 de marzo de 2016.
- [18] J. M. Paniego, L. Libutti, M. P. Puig, F. Chichizola, L. De Giusti, M. Naiouf, and A. De Giusti, "Unified Power Modeling Design for Various Raspberry Pi Generations Analyzing Different Statistical Methods". En: Computer Science CACIC 2019. communications in Computer and Information Science., ISBN: 978-3-030-48325-8, Springer International Publishing, págs. 53-65, 2020.
- [19] E. Párraga, B. León, R. Bond, D. Encinas, A. Bezerra, S. Mendez, D. Rexachs, and E. Luque. "Analyzing the I/O Patterns of Deep Learning Applications". Proceedings from the 9th Conference on Cloud Computing, Big Data & Emerging Topics (JCC-BD&ET 2021), vol. 1444, págs. 3-16, doi. 10.1007/978-3-030-84825-5\_1, 2021.
- [20] Raspberry PI. https://www.raspberrypi.org/
- [21] Reinders, J., Jeffers, J., Sodani, A. "Intel Xeon Phi Processor High Performance Programming Knights Landing Edition". Morgan Kaufmann Publish-ers Inc., Boston, MA, USA, 2016
- [22] Rucci, Enzo: "Evaluación de rendimiento y eficiencia energética en sistemas heterogéneos para

- bioinformática". Tesis de Doctorado en Ciencias Informáticas (Facultad de Informática UNLP). 2016.
- [23] E. Rucci, M. Naiouf, F. Chichizola, and L. De Giusti "Cloud Computing, Big Data & Emerging Topics. 8th Conference, JCC-BD&ET 2020, La Plata, Argentina, September 8-10, 2020, Proceedings". Springer CCIS, ISBN: 978-3-030-61218-4, 2020.
- [24] Juan Carlos Saez, Adrian Pousa, Daniel Chaver, Fernando Castro, Manuel Prieto Matias: "ACFS: A Completely Fair Scheduler for Asymmetric Single-ISA Multicore Systems". In: ACM SAC 2015 (The 30TH ACM/SIGAPP Symposium on applied computing). 2015.
- [25] Saez, J.C., Pousa, A., Rodríguez-Rodríguez, R., Castro, F., Prieto-Matias, M. "PMCTrack: Delivering performance monitoring counter support to the OS scheduler". The computer journal Volume 60, Issue 1 January 2017.
- [26] V. Sanz, A. Pousa, M. Naiouf, and A. De Giusti. "Comparison of Hardware and Software Implementations of AES on Shared-Memory Architectures". Proceedings from the 9th Conference on Cloud Computing, Big Data & Emerging Topics (JCC-BD&ET 2021), vol. 1444, págs. 60-70, doi. 10.1007/978-3-030-84825-5\_5, 2021.
- [27] Sean Settle: "High-performance Dynamic Programming on FPGAs with OpenCL". In: IEEE High Performance Extreme Computing Conference. 2013.
- [28] F. G. Tinetti, M. J. Perez, A. Fraidenraich, and A. E. Altenberg, "Legacy code and parallel computing: updating and parallelizing a numerical model". The journal of supercomputing (ISSN 1573-0484), doi. 10.1007/s11227-020-03172-7, 2020.
- [29] Google Inc. "Cloud Tensor Processing Unit (TPU)" Disponible en https://cloud.google.com/tpu/docs/tpus?hl=es-419
- [30] O. C. Valderrama Riveros and F. G. Tinetti, "MPI Communication Performance in a Heterogeneous Environment with Raspberry Pi", Advances in Parallel & Distributed Processing, and Applications. Transactions on Computational Science and Computational Intelligence., ISBN: 978-3-030-69984-0, págs. 451-460, doi. 10.1007/978-3-030-69984-0\_33, 2021.
- [31] Xilinx Inc. "SDAccel Development Environment". [Online]. Disponible en <a href="http://www.xilinx.com/products/design-tools/software-zone/sdaccel.html">http://www.xilinx.com/products/design-tools/software-zone/sdaccel.html</a>
- [32] P. S. Rodríguez Eguren, F. Chichizola, and E. Rucci, "Análisis del uso de un cluster de Raspberry Pi para cómputo de alto rendimiento". Actas del XXIV Congreso Argentino de Ciencias de la Computación (CACIC 2018), ISBN: 978-950-658-472-6, págs. 134-144, 2018.