En este trabajo se presenta el diseño y layout de un circuito multiplicador de una frecuencia de entrada de 10MHz para obtener una salida de 80MHz a través de un PLL (Phase Locked Loop: Lazo de Seguimiento de Fase) digital, utilizando la tecnología CMOS estándar de 0.6 μm.
Información general
Fecha de exposición:septiembre 2011
Fecha de publicación:2011
Idioma del documento:Español
Evento:II Congreso de Microelectrónica Aplicada (μEA 2011) (La Plata, 7 al 9 de septiembre de 2011)
Institución de origen:Centro de Técnicas Analógico-Digitales
Excepto donde se diga explícitamente, este item se publica bajo la siguiente licencia Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)