Subir material

Suba sus trabajos a SEDICI, para mejorar notoriamente su visibilidad e impacto

 

Mostrar el registro sencillo del ítem

dc.date.accessioned 2021-11-01T12:46:24Z
dc.date.available 2021-11-01T12:46:24Z
dc.date.issued 2004
dc.identifier.uri http://sedici.unlp.edu.ar/handle/10915/127561
dc.description.abstract Se realizó un análisis de la implementación digital del receptor digital de modulación de fase. En el mismo se pudo observar que utilizando conversores A/D ideales (básicamente con infinitos bits), la relación señal a ruido a la salida experimenta una mejora, respecto de la relación señal a ruido a la entrada, igual al número de muestras por bit. Esto es cierto mientras la frecuencia de muestreo no supere 2Bn, a partir de este valor, las muestras dejan de ser independientes y la anterior relación deja de cumplirse. es
dc.language es es
dc.subject Receptor digital BPSK es
dc.title Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK es
dc.type Objeto de conferencia es
sedici.creator.person Costanzo Caso, Pablo Alejandro es
sedici.creator.person Lorente, Hugo Enrique es
sedici.subject.materias Ingeniería es
sedici.description.fulltext true es
mods.originInfo.place Facultad de Ingeniería es
sedici.subtype Objeto de conferencia es
sedici.rights.license Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
sedici.rights.uri http://creativecommons.org/licenses/by-nc-sa/4.0/
sedici.date.exposure 2004
sedici.relation.event XII Jornadas de Jóvenes Investigadores AUGM (Curitiba, 2004) es
sedici.description.peerReview peer-review es


Descargar archivos

Este ítem aparece en la(s) siguiente(s) colección(ones)

Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) Excepto donde se diga explícitamente, este item se publica bajo la siguiente licencia Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)