Busque entre los 168782 recursos disponibles en el repositorio
Mostrar el registro sencillo del ítem
dc.date.accessioned | 2011-10-04T14:02:19Z | |
dc.date.available | 2011-10-04T03:00:00Z | |
dc.date.issued | 2007 | |
dc.identifier.uri | http://sedici.unlp.edu.ar/handle/10915/1317 | |
dc.description.abstract | Contiene: Sistemas digitales electrónicos complejos; Familias de FPGA; Spartan 3 E; Otros sistemas lógicos; Herramienta ISE; Implementación del diseño; Ejemplos; Implementación de un filtro digital; Conclusión y trabajo a futuro | es |
dc.language | es | es |
dc.subject | Diseño de Sistemas | es |
dc.title | Sistemas reconfigurables | es |
dc.type | Tesis | es |
sedici.creator.person | Navarría, Leonardo José | es |
mods.location | http://biblio.ing.unlp.edu.ar/cgi-bin/koha/opac-detail.pl?bib=INGC-MON-016335 | es |
sedici.subject.materias | Ingeniería | es |
sedici.subject.materias | Ingeniería Electrónica | es |
sedici.description.fulltext | false | es |
mods.originInfo.place | Facultad de Ingeniería | es |
sedici.subtype | Tesis de grado | es |
sedici.contributor.director | Rapallini, José Antonio | es |
thesis.degree.name | Ingeniero Electrónico | es |
thesis.degree.grantor | Universidad Nacional de La Plata | es |
sedici.date.exposure | 2007 | es |
sedici2003.identifier | ARG-UNLP-TDG-0000001027 | es |
No hay archivos asociados a este ítem.