Busque entre los 167922 recursos disponibles en el repositorio
Mostrar el registro sencillo del ítem
dc.date.accessioned | 2012-09-25T11:41:56Z | |
dc.date.available | 2012-09-25T11:41:56Z | |
dc.date.issued | 2003 | |
dc.identifier.uri | http://sedici.unlp.edu.ar/handle/10915/21395 | |
dc.description.abstract | El presente trabajo pretende el diseño de una metodología para la construcción de aplicaciones basadas en redes neuronales sobre una plataforma Muren. Las aplicaciones se restringen a sistemas de control y reconocimiento de patrones por imágenes. Se describe la arquitectura del sistema de desarrollo Muren, basado en 2 procesadores ZISC de 78 neuronas cada uno, una FPGA Spartan II, bancos de memoria y lógica adicional de comunicación. | es |
dc.format.extent | 408-412 | es |
dc.language | es | es |
dc.subject | Neural nets | es |
dc.subject | Redes neuronales | es |
dc.subject | arquitectura | es |
dc.subject | Tiempo real | es |
dc.subject | Real time | es |
dc.subject | Procesador dedicado | es |
dc.subject | FPGA | es |
dc.title | Aplicaciones sobre plataformas de redes neuronales en tiempo real | es |
dc.type | Objeto de conferencia | es |
sedici.creator.person | Tosini, Marcelo Alejandro | es |
sedici.creator.person | Acosta, Nelson | es |
sedici.description.note | Eje: Arquitectura | es |
sedici.subject.materias | Ciencias Informáticas | es |
sedici.description.fulltext | true | es |
mods.originInfo.place | Red de Universidades con Carreras en Informática (RedUNCI) | es |
sedici.subtype | Objeto de conferencia | es |
sedici.rights.license | Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) | |
sedici.rights.uri | http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ | |
sedici.date.exposure | 2003-05 | es |
sedici.relation.event | V Workshop de Investigadores en Ciencias de la Computación | es |
sedici.description.peerReview | peer-review | es |