Subir material

Suba sus trabajos a SEDICI, para mejorar notoriamente su visibilidad e impacto

 

Mostrar el registro sencillo del ítem

dc.date.accessioned 2012-11-21T18:11:30Z
dc.date.available 2012-11-21T18:11:30Z
dc.date.issued 1998-11
dc.identifier.uri http://sedici.unlp.edu.ar/handle/10915/24543
dc.description.abstract Los controladores de tiempo real son utilizados en ambientes críticos en los cuales las reacciones del sistema frente a estímulos del medio deben producirse en forma correcta desde el punto de vista lógico y temporal. Es condición necesaria en estos sistemas que su comportamiento sea confiable, predecible yseguro. n el desarrollo de sistemas de tiempo real duro resulta fundamental obtener, en las etapas de análisis del problema, el mayor conocimiento posible de los aspectos temporales de la aplicación a fin de evitar grandes dificultades cuando se pasa de la etapa de análisis a la etapa de implementación. El diseñador debería poder abstraerse de la plataforma utilizada, concentrándose en los aspectos funcionales del sistema. Por otro lado, las construcciones del lenguaje deberán soportar la expresión de las exigencias temporales y el entorno de programación debería ofrecer al programador las funciones necesarias para controlar y monitorear la utilización de recursos por los módulos de software durante el proceso de desarrollo. Esto permite tener una estimación de tiempos de ejecución antes de obtener el conjunto de ejecutables final. Esto será posible si contamos a priori con la certeza de que, la plataforma en que se desarrollará la aplicación, tiene un comportamiento predecible en términos temporales. Un conjunto de algoritmos de diagramación bien definidos en la plataforma, puede posibilitar el chequeo de factibilidad en tiempo de compilación. En este trabajo se analizan un modelo estructural de un procesador con características de tiempo real duro que resulte implementable en un circuito integrado realizado utilizando un lenguaje de especificación de hardware como VHDL, VERILOG o AHDL. es
dc.language es es
dc.subject modelización es
dc.subject Modeling es
dc.subject Real time es
dc.subject microcontrolador es
dc.subject tiempo real es
dc.title Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real es
dc.type Objeto de conferencia es
sedici.creator.person Cayssials, Ricardo es
sedici.creator.person Orozco, Javier D. es
sedici.creator.person Ferro, Edgardo es
sedici.creator.person Alimenti, Omar es
sedici.description.note Sistemas Distribuidos - Redes Concurrencia - Sesión de pósters es
sedici.subject.materias Ciencias Informáticas es
sedici.subject.materias Informática es
sedici.description.fulltext true es
mods.originInfo.place Red de Universidades con Carreras en Informática (RedUNCI) es
sedici.subtype Objeto de conferencia es
sedici.rights.license Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
sedici.rights.uri http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
sedici.date.exposure 1998-10
sedici.relation.event IV Congreso Argentina de Ciencias de la Computación es
sedici.description.peerReview peer-review es


Descargar archivos

Este ítem aparece en la(s) siguiente(s) colección(ones)

Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) Excepto donde se diga explícitamente, este item se publica bajo la siguiente licencia Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)