Subir material

Suba sus trabajos a SEDICI, para mejorar notoriamente su visibilidad e impacto

 

Mostrar el registro sencillo del ítem

dc.date.accessioned 2021-08-02T14:08:26Z
dc.date.available 2021-08-02T14:08:26Z
dc.date.issued 2011
dc.identifier.uri http://sedici.unlp.edu.ar/handle/10915/121948
dc.description.abstract Uno de los motivos más importantes del resurgir de las redes neuronales en la década de los ochenta fue el desarrollo de la tecnología microelectrónica de alta escala de integración o VLSI (Very Large Scale Integration), debido a dos circunstancias. Por una parte, posibilitó el desarrollo de computadores potentes y baratos, lo que facilitó la simulación de modelos de redes neuronales artificiales de un relativamente alto nivel de complejidad, permitiendo su aplicación a numerosos problemas prácticos en los que demostraron un excelente comportamiento. Por otra parte, la integración VLSI posibilitó la realización hardware directa de redes neuronales como dispositivos de cálculo paralelo aplicables a problemas computacionalmente costosos, como visión o reconocimiento de patrones. En el presente trabajo se indican cómo se llega a generar una red neuronal en un arreglo reconfigurable y luego se utilizarán las herramientas más actuales disponibles para el diseño de contenidos a distancia para hacer transferencias de conocimientos sobre Redes Neuronales. es
dc.format.extent 215-219 es
dc.language es es
dc.subject Reconfigurables es
dc.subject Neurocomputadoras es
dc.subject FPNA es
dc.subject Educación a distancia es
dc.subject Implementación es
dc.title Educación a distancia aplicada al desarrollo de redes neuronales en FPGA es
dc.type Objeto de conferencia es
sedici.identifier.isbn 978-950-34-0749-3 es
sedici.creator.person Navarria, Leonardo José es
sedici.creator.person Rapallini, José Antonio es
sedici.creator.person Quijano, Antonio Adrián es
sedici.subject.materias Ingeniería es
sedici.description.fulltext true es
mods.originInfo.place Centro de Técnicas Analógico-Digitales es
sedici.subtype Objeto de conferencia es
sedici.rights.license Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
sedici.rights.uri http://creativecommons.org/licenses/by-nc-sa/4.0/
sedici.date.exposure 2011-09
sedici.relation.event II Congreso de Microelectrónica Aplicada (μEA 2011) (La Plata, 7 al 9 de septiembre de 2011) es
sedici.description.peerReview peer-review es
sedici.relation.bookTitle Libro de Memorias: II Congreso de Microelectrónica Aplicada 2011 es


Descargar archivos

Este ítem aparece en la(s) siguiente(s) colección(ones)

Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) Excepto donde se diga explícitamente, este item se publica bajo la siguiente licencia Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)