Busque entre los 168688 recursos disponibles en el repositorio
Mostrar el registro sencillo del ítem
dc.date.accessioned | 2012-10-02T14:56:54Z | |
dc.date.available | 2012-10-02T14:56:54Z | |
dc.date.issued | 2002 | |
dc.identifier.uri | http://sedici.unlp.edu.ar/handle/10915/21933 | |
dc.description.abstract | Las arquitecturas paralelo, obtenidas combinando varios procesadores, pueden suministrar potencia de cómputo ordenes de magnitud superior a las arquitecturas de procesador único. Un aspecto clave que diferencia a estas arquitecturas es el mecanismo de soporte para la comunicación. En las arquitecturas de pasaje de mensaje cada procesador tendrá a su propia memoria local solo accesible por el mismo, requiriendo que los procesos se comuniquen a través de mensajes explícitos. Contrariamente, multiprocesadores con un espacio único de memoria, sistemas SM, al permitir que toda la memoria pueda accederse desde los distintos procesadores, posibilita una comunicación con operaciones de lectura y escritura en memoria. Los sistemas SM, referidos usualmente como rígidamente acoplados, proporcionan una memoria global la cual ser a accesible por igual por todos los procesadores. Esto permite compartir datos a través de un mecanismo uniforme de lectura/escritura sobre la memoria común, UMA, aunando facilidad de programación y portabilidad. Como contrapartida estos sistemas estarán expuestos a un incremento en la contención y latencia de los accesos a memoria, afectando perfomance y escalabilidad. | es |
dc.format.extent | 377-381 | es |
dc.language | es | es |
dc.subject | Parallel | es |
dc.subject | Shared Memory, SM | es |
dc.subject | Distributed Shared Memory, DSM | es |
dc.subject | Distributed | es |
dc.subject | Distributed Virtual Shared Memory, DVSM | es |
dc.subject | Uniform Memory Access, UMA | es |
dc.subject | Non-Uniform Memory Access, NUMA | es |
dc.subject | Massively Parallel Processing, MPP | es |
dc.subject | Secuential Consistency, SC. | es |
dc.subject | Scope Consistency ScC | es |
dc.title | Consistencia de memoria en sistemas DVSM | es |
dc.type | Objeto de conferencia | es |
sedici.creator.person | García, Rafael B. | es |
sedici.creator.person | Echaiz, Javier | es |
sedici.creator.person | Ardenghi, Jorge Raúl | es |
sedici.description.note | Eje: Procesamiento Concurrente, Paralelo y Distribuido | es |
sedici.subject.materias | Ciencias Informáticas | es |
sedici.description.fulltext | true | es |
mods.originInfo.place | Red de Universidades con Carreras en Informática (RedUNCI) | es |
sedici.subtype | Objeto de conferencia | es |
sedici.rights.license | Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) | |
sedici.rights.uri | http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ | |
sedici.date.exposure | 2002-05 | es |
sedici.relation.event | IV Workshop de Investigadores en Ciencias de la Computación | es |
sedici.description.peerReview | peer-review | es |